现金网博e百 優勢

為幫助推進新一輪以太網部署,Xilinx 將 58Gb/s 收發器集成於其 16nm FinFET+ Virtex® UltraScale+™ FPGA 係列。

Virtex UltraScale+ 58G PAM4 FPGA 不僅可在現有基礎架構上增加一倍的帶寬,而且還可延長 ASIC 的使用壽命。這些 FPGA 在硬件可編程器件中提供最快的收發器,與全新光學现金网博e百 連用,有助於用戶構建永不過時的係統。


主要特性與優勢

最快的收發器

48 個收發器運行高達 58Gb/s 的 PAM4,支持數太比特的係統;32 個收發器工作速率為 32.75Gb/s,支持 25G 的互操作性

靈活的連接

28G 及 58G 背板,提供 32.75G 和 58G 的芯片對芯片和芯片對光學器件支持

出色的信號完整性

優異的高速信號支持通過增強的連續自適應 RX 均衡和內建 KR-FEC 實現的 50/100/200/400G 光學现金网博e百 和協議

增強的 DSP 內核

多達 38 個 TOP (22 TeraMAC) 的 DSP 計算性能適用於數據中心的各種應用

封裝縮小

消除以太網、變速箱、內存和 PCIe 的離散 IC,可在不影響性能的情況下,實現小型係統設計

PCI Express 的集成塊

所有器件中的 PCIe® Gen3x 16 以及所選器件中支持 CCIX 的 PCIe Gen4x 8 可實現支持數 100G 端口的完整端到端解決方案


了解更多詳情

立即查看现金网博e百 規格或聯係銷售。

應用

使用 Virtex UltraScale+ 58G PAM4 FPGA 係列探索新的可能

智能網絡接口卡

地鐵/交通網絡

由於對 5G 帶寬需求的迅速增長,PON、有線電視接入以及地鐵和交通運輸網絡一直承受著將聚合網絡流量提供給核心網絡的壓力。Virtex UltraScale+ 58G FPGA 可為 58G PAM4 收發器提供 100G 的 MAC IP,允許設計人員構建具有更高端口密度和更大吞吐量的靈活設備。憑借可編程性,Virtex UltraScale+ 58G PAM4 FPGA 不僅可實現定製邏輯,而且還有助於為智能交通網絡新增 AI/ML,這樣網絡設備供應商 (NEP) 就可在縮短上市時間,降低總體擁有成本的同時,集中精力實現最終现金网博e百 的創新和差異化。


網絡測試設備

信號分析設備,如頻譜/網絡分析儀等,需要更廣泛的信號處理能力和高 I/O 帶寬。Virtex UltraScale+ 58G PAM4 FPGA 可為數據分級提供 UltraRAM,並可為係數表和 FIFO 提供塊 RAM。測量測試平台設計人員可利用 FPGA 中大量的 DSP 模塊和 80 個高速收發器,構建一款具有高度靈活性和可擴展性的高性能係統。

網絡測試設備

智能網絡接口卡

智能網絡接口卡 (SmartNIC)

利用集成在 Virtex UltraScale+ 58G PAM4 FPGA 中的 PAM4 收發器,SmartNIC 設計人員不僅可取消變速箱,而且還可簡化設計。支持 PCIe Gen4,不僅可顯著提高服務器的數據處理能力,而且還可通過提供加速功能並減少 I/O 瓶頸問題來提高性能。此外,FPGA 可跨越廣泛的工作負載範圍,因此,具有 Virtex UltraScale+ 58G PAM4 FPGA 的 SmartNIC 不僅可跨計算、網絡和存儲添加和混合工作負載,同時還可在不影響連接的情況下動態轉移功能性。


數據中心互連 (DCI)

隨著數據中心規模的擴大,數據中心互連技術必須不斷發展,才能實現高容量、高可擴展性以及高功率效率。為了滿足數據中心之間對高性能連接的需求,Virtex UltraScale+ 58G PAM4 FPGA 可提供高速 I/O 吞吐量,能夠提供優異的端口密度及單位功耗性能,為最新的光學现金网博e百 及協議提供支持。

數據中心互連

交通運輸網絡

聚合訪問前傳網關

聚合訪問前傳網關是實現低成本 5G 擴建及服務交付的一個關鍵。由於 Virtex UltraScale+ FPGA 的可編程性,這些網關可以提供多種功能,有助於多項服務通過一個接口承載,比如以太網、FlexE 和光傳輸網絡 (OTN)。憑借 58G PAM4 收發器,前傳網關可滿足支持新光學器件的多 100G 接口的需求,從而可優化傳輸成本。Virtex UltraScale+ 58G PAM4 FPGA 可為想要節省成本並為其不斷發展的 4G 和 5G 接入網絡實現高度靈活性的服務提供商提供實現統一聚合網關功能的途徑。


存儲加速

在現代應用中,數據的爆炸式增長給存儲基礎架構帶來了巨大的壓力,帶寬要求迅速增加,而功率和外形尺寸的約束卻依然不變。對於新一代存儲係統而言,FPGA 是在支持 RDMA 和 NVMe over Fabric (NVMe-oF) 卸載的係統中實現更高性能的理想選擇,其可作為 SSD 控製器集成,也可集成在超聚合基礎架構中,處理複雜的存儲處理任務。憑借集成的 58G PAM4 收發器、小型封裝選項以及 PCIe Gen4 IP,Virtex UltraScale+ 58G PAM4 FPGA 不僅可為各種類型的存儲工作負載實現更快的加速,包括數據壓縮、解壓縮、去重及排序功能,同時還可提高總體存儲利用率並最大限度減輕 CPU 負擔。

數據中心互連
现金网博e百 表
XCVU23P XCVU27P XCVU29P
係統邏輯單元 (K)
2,252 2,835 3,780
DSP Slice 1,320 9,216 12,288
內存 (Mb) 173 341 455
GTY/GTM 收發器 (32.75/58Gb/s)
34/4 32/48 32/48
HP I/O 572 676 676
技術文檔
開始設計

培訓課程

Xilinx 實戰 FPGA 和嵌入式 SoC 設計培訓計劃旨在幫助用戶立即開始設計。


核心技術

賽靈思為業界提供了最靈活的處理器技術,通過靈活應變的智能計算實現著行業的快速創新。


工具與實用程序

Xilinx 提供全麵的工具與實用程序,最大限度提升用戶設計生產力


開發板與套件

用戶可使用 Xilinx 評估開發板與套件立即開始開發。


熱門資源

從設計谘詢中了解最常見問題的答案。

視頻