Xilinx Versal HBM 係列集成高帶寬存儲器,應對網絡與雲端大數據計算挑戰

Versal ACAP 係列最新成員可在單個平台上,為數據中心和網絡運營商提供無與倫比的高速存儲器、安全連接以及靈活應變的計算

新聞稿

2021 年 7 月 15 日,中國北京—— 賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今日宣布推出Versal™ HBM自適應計算加速平台( ACAP ),這是Versal™现金网博e百 組合的最新现金网博e百 係列。Versal HBM ACAP 在單個平台上融合了高速存儲器、安全連接和靈活應變的計算。該係列集成了最先進的 HBM2e DRAM,可提供 820GB/s 吞吐量和 32GB 容量,與 DDR51相比存儲器帶寬提高 8 倍、功耗降低 63%。Versal HBM 係列在架構上能夠滿足數據中心、有線網絡、測試與測量領域中計算最密集、內存受限應用的更高存儲需求。

Versal AI Edge 框圖

賽靈思现金网博e百 管理與營銷高級總監 Sumit Shah 表示:“眾多實時高性能應用正麵臨存儲器帶寬不足的嚴重瓶頸,並且隻能在其功耗和耐熱能力極限下運行。 Versal HBM 係列能夠消除這些瓶頸,為客戶提供優質解決方案,既助力數據中心和網絡運營商顯著提升性能,又能降低係統功耗、時延、外形尺寸和總擁有成本。”

高帶寬與安全連接
Versal HBM 器件在 Versal Premium 係列的基礎上構建,集成了功耗優化型網絡內核,從而實現高帶寬與安全連接。Versal HBM 係列通過 112Gb/s PAM4 收發器提供了 5.6Tb/s 串行帶寬、2.4Tb/s 可擴展以太網帶寬、1.2Tb/s 線速加密吞吐量、600Gb/s Interlaken 連接,以及內置 DMA 的 1.5Tb/s PCIe® Gen5 帶寬,同時支持 CCIX 和 CXL。這套廣泛的硬化 IP 為各種協議、數據速率和光傳輸標準提供了現成的多太比特( multi-terabit )網絡連接,實現了最佳功耗與性能水平以及最快的上市時間。

靈活應變的計算
作為一款自適應異構計算平台,Versal HBM 係列旨在加速廣泛的具備大型數據集的工作負載,其集成了用於實現低時延硬件並行處理的自適應引擎、用於 AI 推斷和信號處理的 DSP 引擎,以及用於嵌入式計算、平台管理、安全啟動和配置的標量引擎。不同於固定功能加速器,Versal HBM 能在幾毫秒內動態重新配置硬件,以靈活適應不斷演進的算法和新興協議,進而避免對硬件進行重新設計和重新部署。


改造網絡與數據中心

靈活應變的計算與高帶寬存儲器和多太比特連接的融合,使得下一代雲加速和安全互聯成為現實。Versal HBM ACAP 為大數據工作負載提供了卓越的性能和能效,這些工作負載包括欺詐檢測、推薦引擎、數據庫加速、數據分析、金融建模,以及用於自然語言處理( NLP )的深度學習。Versal HBM 將運行時間較之現代服務器級 CPU 提升了幾個數量級,同時還支持大 4 倍的數據集,因此,用戶能夠以數量少得多和成本低得多的服務器來部署具備大規模互聯數據集的應用。

同樣,Versal HBM ACAP係列還能為 800G 路由器、交換機和安全應用提供網絡可擴展性和優異性能。利用傳統網絡處理器( NPU )實現下一代 800G 防火牆通常需要多個 NPU 器件和 DDR 模塊,而單個 Versal HBM ACAP 就可以消除對外部存儲器的需要,並能以顯著降低的功耗和極小的外形尺寸,執行數據包處理、安全處理和靈活應變的 AI 使能異常檢測。Versal HBM 係列令客戶可以使用更少的器件和係統實現其應用,因而為雲和網絡提供商大幅節省了資本支出( CapEX )和運營成本( OpEX )。

Versal HBM ACAP 係列適用於硬件與軟件真人百家乐游戏开户 ,並為任意真人百家乐游戏开户 提供了設計入門通道,包括麵向硬件真人百家乐游戏开户 的Vivado® Design Suite、麵向軟件真人百家乐游戏开户 的Vitis™ 統一軟件平台,以及麵向數據科學家且具備特定領域框架與加速庫的Vitis AI

供貨情況
Versal HBM 係列以業經量產驗證的 7nmVersal器件為基礎構建。真人百家乐游戏开户 可以開始在Versal Premium係列器件和評估板上製作原型,並輕鬆遷移到 Versal HBM 係列上。Versal HBM 係列將從 2022 年上半年開始提供樣品。 相關技術文檔現已提供,工具將於 2021 年下半年通過早期試用計劃提供。

如需了解有關Versal ACAPVersal HBM係列的更多信息,請訪問賽靈思網站。更多關於賽靈思及其突破性技術的內容,請訪問:www.rushcopely.com。

追隨賽靈思:優酷新浪微博中文用戶社區論壇

關於賽靈思
賽靈思開發了高度靈活和自適應的處理平台,加速了從雲端到邊緣再到端點各種不同技術的快速創新。賽靈思是 FPGA 和自適應 SoC(包括自適應計算加速平台或 ACAP)的發明者,旨在提供業界最具活力的計算技術。我們與我們的客戶緊密合作,攜手創建可擴展的、差異化的智能解決方案,致力於打造靈活應變、cf龙虎斗兑换 和互聯互通的的未來世界。 如需了解更多信息,敬請訪問賽靈思中文網站:www.rushcopely.com

_____________________________________________________

1.基於帶有四個 DDR5-6400 組件的典型係統實現方案

2.第三代英特爾 Xeon gold/platinum 可擴展處理器

© Copyright 2021年賽靈思公司版權所有。Xilinx、賽靈思標識、Alveo、UltraScale及 Vitis均為賽靈思在美國及其它國家的商標。ARM® 是Arm Limited公司的注冊商標。NVM Express®設計標誌是NVM Express, Inc.的注冊商標。PCI、PCIe 和 PCI Express 是 PCI-SIG 的商標,經許可使用。所有其他商標均為各自所有者財產。

PR 聯係:
Xilinx PR
media@xilinx.com

圖像
Versal HBM 芯片

Versal HBM 芯片

Versal HBM 芯片側麵(右)

Versal HBM 芯片側麵(右)

Versal HBM 芯片(正麵)

Versal HBM 芯片(正麵)

Versal HBM 芯片側麵(左)

Versal HBM 芯片側麵(左)

Versal HBM 框圖側麵(右)

Versal HBM 框圖側麵(右)

Versal HBM 框圖(正麵)

Versal HBM 框圖(正麵)

Versal HBM 框圖側麵(左)

Versal HBM 框圖側麵(左)

文檔
視頻