20nm UltraScale 器件

以更低成本實現更高性能

Xilinx 推出 UltraScale 架構以及相關的 FPGA 和 3D IC 係列现金网博e百 ,以擴大 20nm 工藝的優勢。無論是從芯片級的幾乎所有屬性看,還是從係統級集成多芯片到單芯片或減少芯片數量看,設計人員都會發現從28nm 遷移到 20nm 器件中能獲得巨大收益。

數據包處理

UltraScale 架構可為新一代數據包處理和傳輸應用帶來 3 倍的係統性能和集成度。

了解更多

波形處理

UltraScale 架構能在成本優化型封裝中實現 TeraMAC 級別的 DSP 性能,隻需一半的功耗和麵積就能滿足新一代波形處理應用的需求。

了解更多

圖像和視頻處理

UltraScale 架構可為新一代 8K 和 4K 視頻處理應用帶來 2 倍的係統性能和集成度。

了解更多

高性能計算

UltraScale 架構針對新一代高性能計算應用可將係統性能提高 2 倍,功耗降低 35%。

了解更多

遷移路徑優勢

下表給出了 3 種不同遷移路徑可能實現的芯片和係統級性能提升倍數。


UltraScale 架構和 Vivado® 設計套件實現協同優化,支持 90% 的器件利用率目標,相比最強勁的同類競爭解決方案而言成本效率提升多達30%。* 係統邏輯單元吞吐量 = 邏輯容量 × 平均可實現的邏輯單元速度
遷移路徑 器件遷移 係統集成
  • 單位成本係統邏輯單元吞吐量提高2.5-4 倍
  • 單位成本 DSP 帶寬提高 2-4 倍
  • 單位成本串行帶寬提高 1.5-3 倍
  • 單位成本DDR 存儲器帶寬提高 2 倍
  • 相同性能時可將功耗降低 25-45%
  • 單位成本係統性能提高 3.5 倍
  • 單位功耗係統性能提高多達 2 倍
  • 係統功耗最多可以降低 40%
  • BOM 成本最多可以降低 60%
  • 單位成本係統邏輯單元吞吐量提高 20-35%
  • 單位成本 DSP 帶寬提高 25-120%
  • 單位成本串行帶寬提高 1.5-2 倍
  • 單位成本DDR 存儲器帶寬提高 2-4 倍
  • 相同性能時可將功耗降低 25-45%
  • 單位成本係統性能提高多達 2.5 倍
  • 單位功耗係統性能提高多達 2.5 倍
  • 係統功耗最多可以降低 50%
  • BOM 成本最多可以降低 60%
  • 單位成本係統邏輯單元吞吐量提高 25-50%
  • 單位成本串行帶寬提高 10-30%
  • 相同性能時可將功耗降低 25-45%
  • 通過集成塊將器件尺寸減小多達33%
    集成模塊
  • 單位成本係統性能提高多達 3 倍
  • 單位功耗係統性能提高多達 2.5 倍
  • 係統功耗最多可以降低 50%
  • BOM 成本最多可以降低 50%
  • 單位成本28G-LR可驅動 2 倍的端口密度

從 Virtex-7 遷移到 Virtex UltraScale FPGA 的應用通常利用 UltraScale 器件可編程係統集成的全部優勢,並將係統級性能翻番,將功耗和 BOM 成本降低多達 50%,同時還能大幅提升芯片級價值。