MIPI CSI Controller Subsystems

重要信息

該现金网博e百 與 Vivado 捆綁(自 2020.1 版開始可用)。

概述

现金网博e百 描述

Xilinx MIPI CSI2 Receiver Subsystem 和 MIPI CSI 2 Transmitter Subsystems 不僅可根據 Xilinx UltraScale+ 器件上的 1.1 版本實現基於移動行業處理器接口 (MIPI) 的攝像機串行接口 (CSI-2),而且還允許用戶從 MIPI CSI2 攝像機傳感器采集原始圖像或發送至基於 MIPI 的圖像傳感處理器。CSI2 接收器和發送器可在 Xilinx UltraScale+ FPGA 中實現,無需外部 D-PHY 橋接器。Xilinx 7 係列器件需要外部 D-PHY 橋接器或無源組件來實現 D-PHY 層。該子係統不僅允許快速選擇頂層參數,而且還可為大多數較低層次的參數化實現自動化。AXI4 流媒體接口可使其它基於 AXI4 的子係統輕鬆無縫地插入 CSI 控製器。


主要特性與優勢

MIPI CSI2 接收器和發送器子係統經過精心設計,不僅符合 MIPI CSI-2 版本 1.1 規範標準,而且還包含以下特性

  • 支持 1 至 4 個 PPI 信道
  • DPHY 線路速率從 80 到 3200 Mb/s 不等,主要取決於器件係列
  • 支持多個數據類型(RAW、RGG、YUV)
  • 針對 CCI 接口提供的 AXI IIC 支持
  • 基於虛擬通道 ID (VC) 的濾波
  • 輸出端支持單、雙及四像素
  • 與 UG934 格式兼容的接口,支持 4K 分辨率圖像和處理器
  • 資源數量少

資源利用


3d狮王轮盘游戏下载

技術文檔

主要資料

Default Default 標題 文件類型 日期