塊存儲器生成器

概述

现金网博e百 描述

Xilinx 提供了靈活的塊存儲器生成器內核來生成小型化高性能存儲器,其運行速度高達 450 MHz。

塊存儲器生成器 LogiCORE™ IP 核能自動化創建資源和 Xilinx FPGA 的功率優化塊存儲器。 內核通過 ISE® Design Suite CORE Generator™ 係統提供(增加參考 Vivado™),幫助用戶創建塊存儲器功能,以滿足各種不同需求。關於 Xilinx 器件架構的內置知識使其能采用專門的 FPGA 架構特性創建最小型化的高性能或低功耗解決方案。

提供遷移套件,實現到最新版內核的自動化遷移。


主要功能與優勢

  • 選擇本機接口、AXI 或 AXI4-Lite
  • 示例設計幫助您快速啟動運行。
  • 本機接口內核
    • 生成單端口 RAM、簡單的雙端口 RAM、真正的雙端口 RAM、單端口 ROM 或雙端口 ROM
    • 性能高達 450 MHz
    • 數據寬度從 1 到 4096 位
    • 存儲器寬度從 2 到 128k
    • Virtex®-7、Kintex®-7、Virtex-6、Virtex-5 和 Virtex-4 FPGA 的可變讀寫比
    • 資源或功耗優化選項
    • 能用預設值初始化存儲器
    • 分別支持 UltraScale™、UltraScale +™、Zynq®-7000、Spartan®-7、Artix®-7、Kintex®-7 和 Virtex®-7(具有或不具有奇偶校驗)上的逐字節寫使能信號
  • 本機接口內核 (Cont.)
    • 可選的每端口工作模式:WRITE_FIRST、READ_FIRST 或 NO_CHANGE
    • 支持軟硬糾錯(ECC)特性
  • AXI 接口內核
    • 生成雙端口 RAM
    • 性能高達 300 MHz
    • 數據寬度介於 8 到 64 位之間
  • 本機接口和 AXI 核的共同功能
    • 可以指定雙端口配置的長寬比
    • VHDL 和 Verilog 行為模型,為快速仿真時間進行了優化
    • 結構仿真模型選項,支持精確仿真

資源利用率


3d狮王轮盘游戏下载

技術文檔

主要資料

Default Default 標題 文件類型 日期