Xilinx Virtex UltraScale+ FPGA VCU1525 加速開發套件(無源)

Virtex UltraScale+ FPGA 加速開發套件是超大規模應用真人百家乐游戏开户 的完美入門套件。

概述

重要提示:

該開發套件已停產(根據 PDN 谘詢XCN18025),並不再出售。 針對該现金网博e百 的解決方案將不再進行更新,Xilinx 將提供有限支持。

现金网博e百 描述

適合想要充分利用 Virtex® UltraScale+™ FPGA 高級功能的數據中心應用真人百家乐游戏开户 。這款 PCIe® 開發板可在雲端訪問,也可通過框架、庫、驅動程序和開發工具進行本地訪問,從而可通過 Xilinx SDAccel™ 開發環境使用 OpenCL™、C、C++ 和 RTL 輕鬆進行應用編程。

主動散熱版本


主要性能和優勢

  • 可重編程的專用硬件適應於計算密集型應用,專門針對實況視頻轉碼、數據分析、基因組學以及機器學習的快速增長市場
  • 符合雙插槽 PCIe 3/4 長全高外形標準
  • 可采用支持達 225W 的電路板通過服務器 CPU 實現 10 至 100 倍的性能加速
  • 麵向定製開發板支持的 SDAccel 平台參考設計
  • 采用 SDAccel 開發環境,支持 OpenCL、C、C++ 和 RTL
  • VU9P Virtex UltraScale+ FPGA
  • 21 TOPs(8 位整數精度)
  • 346Mb 的片上內存
  • 64GB 的板載 DDR4 DIMM 內存

特色 Xilinx 器件

包含XCVU9P-L2FSGD2104E FPGA

係統邏輯單元 (K) 2,586
DSP Slice 6,840
內存 (Mb) 345.9
GTY 32.75Gb/s 收發器 76
I/O 676
virtex-ultrascale-plus-bk-chip

现金网博e百 信息

規格

開發板特性

包含VCU1525 開發板

VCU1525 開發板

存儲器

  • 4 - 16GB DDR4 DIMM

功耗與熱量

  • 被動散熱(用戶必須確保在散熱器間有氣流)
  • 225W 最大動態電源
  • PCIe 邊緣接插件的最大功率達 75W
  • 從 PCIe 輔助電源接插件提高額外 150W 功率

配置

  • 通過 JTAG thru Micro USB 端口進行 FPGA 配置
  • QSPI 配置 flash 存儲器

通信與網絡

  • 兩個 QSFP28 100G 接口
  • 通過板邊接插件支持 PCIe Gen3 x 16 或 Gen4 x8

內部組件

內含物件

支持 XCVU9P-L2FSGD2104E 的 VCU1525 開發板

Vivado® Design Suite: Design Edition 憑證代碼

XCVU9P FPGA 節點鎖定與設備鎖定,更新期為 1 年

USB Micro 電纜

資源

技術文檔

Filter Documentation

步驟 1:開發板修訂

步驟 2 :工具修訂

    步驟 3: 顯示文檔

    點擊更新搜索結果表
    工具 & IP

    設計工具

    名稱 描述 許可證類型
    Vivado Design Suite Design Edition Xilinx Vivado® Design Suite 是一款以 IP 核及係統為中心的設計環境,這一全新構建的環境具有革新意義,能夠顯著加速 FPGA 和 SoC 係列器件的設計效率。 XCVU9P FPGA 節點鎖定與器件鎖定,更新期為 1 年。

    支持部分重配置
    SDAccel 開發環境 SDAccel 是 OpenCL 應用的開發環境,主要麵向基於 PCIe® 的 Xilinx FPGA 加速器卡。該環境支持係統處理器和 FPGA 邏輯的同步編程,無需 RTL 設計經驗。 XCVU9P FPGA 節點鎖定與器件鎖定,更新期為 1 年。
    Dynamic Function eXchange Dynamic Function eXchange 可通過下載部分比特文件動態修改邏輯塊,而其餘邏輯將繼續不間斷運行。Xilinx Dynamic Function eXchange 技術有助於設計人員實時改變加速器電路板的功能性,重新加載時無需全麵重新配置,也無需重新構建 PCIe 鏈路。 XCVU9P FPGA 節點鎖定與器件鎖定,更新期為 1 年。

    IP 核

    名稱 描述 許可證類型
    DDR4 SDRAM Controller DDR4 SDRAM 控製器是 Vivado IP Catalog 中的免費 IP core。 免費 IP
    DMA for PCI Express (PCIe) Subsystem 麵向 PCI Express (PCIe) 的 Xilinx® LogiCORE™ DMA 可實現高性能、可配置的分散集中 DMA,支持對 PCI Express 3.x 集成型模塊的使用。 該 IP 提供 AXI4-MM 或 AXI4-Stream 可選用戶接口。 免費 IP
    Xilinx SmartConnect 技術 通過解決高性能數百萬係統邏輯單元設計中的係統互聯瓶頸問題, SmartConnect 技術能為 UltraScale+™ 现金网博e百 組合帶來前所未有的高性能。 免費 IP
    麵向定製開發板支持的 SDAccel 平台參考設計 SDAccel 項目可針對目標平台進行編譯。SDAccel 平台參考設計是開發板和軟硬件架構組件的完美結合,可通過它執行 OpenCL 應用內核。 該參考設計可幫助平台真人百家乐游戏开户 為其定製 PCIe 開發板添加 DAccel 支持。 免費 IP
    培訓 & 支持
    入門

    設置 VCU1525 加速器卡

    2018.3

    下載 Xilinx 運行時和部署 Shell。

    1.

    下載 Xilinx 運行時

    Xilinx 運行時 (XRT) 是主機和板卡之間的低層次通信層(API 和驅動)。

    重要提示:請在安裝 XRT 之前輸入以下命令:

    RedHat:

    $sudo yum-config-manager --enable rhel-7-server-optional-rpms

    $sudo yum install -y https://dl.fedoraproject.org/pub/epel/epel-release-latest-7.noarch.rpm

    社區企業操作係統:

    $sudo yum install epel-release


    2.

    下載部署 Shell

    部署 shell 是物理實現並閃存到卡中的通信層。

    注意:

    VCU1525 將利用這個 shell 進行應用開發(卡本身僅用於開發,且不適合作為終端係統的一部分進行卷部署)。


    開發自己的 VCU1525 加速應用

    如果您是真人百家乐游戏开户 ,請下載這些文件


    4.

    下載 SDAccel 設計環境

    Xilinx SDAccel IDE 為開發加速應用提供了框架。