10 Gigabit Ethernet Media Access Controller (10GEMAC)

概述

现金网博e百 描述

如需 UltraScale 和 UltraScale+ 器件支持,敬請參考10G/25G Ethernet 子係統

設計符合IEEE 802.3-2012規範

Xilinx 為 10 Gb 每秒(Gbps)以太網媒體訪問控製器(用於連接 10 Gbps 以太網(10GE)係統內的物理層器件)的接口功能提供了可參數化 LogiCORE™ IP 解決方案。該內核設計適用於最新的Kintex® UltraScale™、Virtex® UltraScale、 7 係列、 Virtex®-6、Virtex-5、Virtex-4 和 Virtex-II Pro 和 Spartan®-6 平台 FPGA,並且能完美的融合到 Xilinx 設計流程中。

10GEMAC 內核的設計完全符合IEEE 802.3-2012規範,並且滿足了 LAN、MAN 和 WAN 網絡上互連網協議(IP)流量對高帶寬的需求。

Xilinx 10GEMAC 是眾多 SystemIO 解決方案中又一款為通信設備提供了高性能互連技術並為實現新興接口標準提供了靈活性的內核。該 MAC 核實現了 10 Gb 以太網標準中的鏈路功能內核的 10 Gb 媒體獨立接口(XGMII)版本用於通過 XGMII 接口連接片外 PHY 器件或 XAUI、 DXAUI、RXAUI、10GBASE-R/KRLogiCORE。


主要功能與優勢

  • 設計符合IEEE 802.3-2012規範的要求
  • 1588 硬件時間戳支持 ,可通過AXI 10G Ethernet IP找到
  • 可選 32 位低時延 10 G 以太網 MAC 或 64 位以太網 MAC,支持 10G 數據速率
  • 選擇 PHY 層的外部 XGMII 或內部 FPGA 接口
  • 在客戶端發送及接收接口上支持 AXI4-Stream 協議
  • 支持缺損空閑計數以實現最大數據吞吐量;在各種條件下保持最小 IFG 並提供線路速率性能
  • 針對所有設備支持包含帶內 FCS 和不含帶內 FCS 的缺損空閑計數
  • 全麵的統計收集
  • 支持雙向 802.3 和 802.1Qbb(基於優先級)流量控製
  • 提供 MDIO STA 主接口以管理 PHY 層
  • 支持 VLAN、巨型幀和 WAN 模式
  • 定製前導模式
  • 獨立 TX 及 RX 最大傳輸單元 (MTU) 幀長度
  • 可任意定製;針對功能性的行業資源使用
  • 10G Ethernet MAC 與 10G/25G Ethernet MAC/PCS 器件編號捆綁。

資源利用率


3d狮王轮盘游戏下载

技術文檔
Default Default 標題 文件類型 日期