團隊設計

設計團隊是一種使多名工程師能夠對同一設計的綜合與實現進行同步工作的流程。隨著 FPGA 器件的廣泛推廣,通常需要組建開發團隊。 不僅需要多名工程師共同開發 HDL,而且獨立的工程師也可能成為負責綜合和實現整個設計的集成人員。 為全麵應對更具挑戰性的任務,團隊通常需要處理國際性的任務,不同的設計部分在不同的地點開發,甚至在不同的公司進行。 ISE® 14.1 版中推出的 Xilinx 設計團隊流程即側重於解決此類極富挑戰性的問題。

團隊設計軟件

該團隊流程使用分區技術,這一實現功能能夠確保準確保存此前生成的且設計保存流程極為相似的實現結果。 該流程包括 3 個主要步驟。 其中包括初始設計設置、團隊成員設計實現,以及將所有團隊成員模塊組裝到最終設計中。 初始設計設置可為所有團隊成員提供框架,使其能夠實現與其他團隊成員無關的各自的設計部分,但頂層設計保持一致。 在設計周期的間隔期間,可使用每個團隊成員的實現成果進行整個設計的組裝。

  • 靈活的工作環境
    • 具有 GUI 支持的 PlanAhead™
    • 命令行支持現有的批處理文件
    • 支持黑箱,允許省略不完整的模塊
  • 所有設計保存流程特性
  • 利用穩健可靠的分區3d狮王轮盘游戏下载 完整的團隊設計方案
  • 支持 Artix®-7、 Zynq-7000、 Virtex®-7 FPGA 係列、 Virtex-4、 Virtex-5、 Virtex-6、 Kintex®-7、 Spartan®-3、 和 Spartan-6 器件係列
  • 該團隊設計流程使多名開發人員能夠同步進行同一設計任務
  • 允許在 1 至 2 個已完成的模塊上生成早期實現結果。 工程師無需等待團隊其他成員的設計工作完成即可開始實現各身部分的設計。
  • 更輕鬆地解決與時序相關的問題。 他們僅需解決各自設計部分出現的時序問題,從而將問題局限在更小的設計範圍之內,不僅能夠減少運行時間,而且還能減少出問題的幾率。
  • 對單個模塊進行細微的修改,就會減少運行時間。 對設計進行整合後,僅需實現更改的模塊。 能夠保存設計的其它部分。