Xilinx 以成本優化型 UltraScale+ 现金网博e百 組合拓展新應用,實現超緊湊、高性能邊緣計算

新聞稿

2021 年 3 月 17 日,中國北京 ——自適應計算領先企業賽靈思( NASDAQ: XLNX )今日宣布麵向市場擴展其 UltraScale+ 现金网博e百 組合,以支持需要超緊湊及智能邊緣解決方案的新型應用。新款 Artix® 和 Zynq® UltraScale+ 器件的外形尺寸較傳統芯片封裝縮小了70%,能夠滿足工業、視覺、醫療、廣播、消費、汽車和互聯市場等更廣泛的應用領域。

作為全球唯一基於 16 納米技術的硬件靈活應變成本優化型现金网博e百 組合,Artix 和 Zynq UltraScale+ 器件采用台積電最先進的 InFO( Integrated Fan Out,集成扇出)封裝技術。借助 InFO 技術,Artix 和 Zynq UltraScale+ 器件能以緊湊的封裝提供高計算密度、出色的性能功耗比以及可擴展性,從而應對智能邊緣應用的需求。

賽靈思现金网博e百 線管理與營銷高級總監 Sumit Shah 表示:“對緊湊型智能邊緣應用的需求正推升對處理和帶寬引擎的需求。這些引擎不僅要提供更高的性能,還要提供更高級別的計算密度,以支持最小尺寸的係統。UltraScale+ 係列的新款成本優化型现金网博e百 為該係列帶來了強大助力。其立足於賽靈思 UltraScale+ FPGA 和 MPSoC 架構與業經生產驗證的技術,而這些早已共同部署於全球數百萬台係統中。”

Artix UltraScale+ FPGA:專為高 I/O 帶寬和 DSP 計算而打造
Artix UltraScale+ 係列基於業經生產驗證的 FPGA 架構,是一係列應用的理想選擇,例如,搭載高級傳感器技術的機器視覺、高速互聯以及超緊湊“ 8K 就緒”視頻廣播。Artix UltraScale+ 器件提供了每秒 16Gb 的收發器,可以支持互聯、視覺和視頻領域的新興高端協議,與此同時還能實現同類最佳的 DSP 計算功能。

Zynq UltraScale+ MPSoC:專為功耗和成本而優化
成本優化型 Zynq UltraScale+ MPSoC 包括新款 ZU1 和業經生產驗證的 ZU2 與 ZU3 器件,三款器件皆采用 InFO 封裝。作為 Zynq UltraScale+ 係列多處理 SoC 现金网博e百 線的組成部分, ZU1 針對邊緣連接及工業和醫療物聯網係統所設計,包括嵌入式視覺攝像頭、AV-over-IP 4K和8K 就緒流媒體、手持測試設備,以及消費和醫療應用等。ZU1 專為小型化的計算密集型應用而打造,並采用基於異構 Arm® 處理器的多核處理器子係統,同時還能遷移至普通封裝尺寸以支持更高算力。

LUCID Vision Labs 創始人兼總裁 Rod Barman 表示:“LUCID 與賽靈思緊密協作,將新款 UltraScale+ ZU3 集成到我們的下一代工業機器視覺攝像頭Triton Edge中。借助 UltraScale+ ZU3 及其 InFO 封裝,LUCID 能利用創新的軟硬結合板( rigid-flex board)架構,將驚人的處理能力壓縮於工廠級堅固的超緊湊 IP67 攝像頭中。”

可擴展且安全的 Artix 和 Zynq UltraScale+
隨著新款 Artix 器件的加入以及 Zynq UltraScale+ 係列的壯大,賽靈思的现金网博e百 組合現在涵蓋了從 Virtex® UltraScale+ 高端係列、 Kintex® UltraScale+ 中端係列到全新成本優化型低端係列。新款器件的推出完善了賽靈思的现金网博e百 組合並為客戶提供了可擴展性,使之可以利用同一賽靈思平台開發多種解決方案。這樣便可以在不同现金网博e百 組合間保留設計投資,並加速现金网博e百 上市時間。

安全性是賽靈思設計中的關鍵組成部分。此次推出的成本優化型 Artix 和 Zynq UltraScale+ 係列的新款器件都具備與 UltraScale+ 平台同樣健全的安全功能,包括 RSA-4096 認證、AES-CGM 解密、數據保護法( DPA ),以及賽靈思專有的 Security Monitor ( SecMon,安全監測)IP,能夠靈活應對现金网博e百 生命周期中的安全威脅,滿足商業項目的各種安全需求。

VDC Research 物聯網和嵌入式技術高級分析師 Dan Mandell 表示:“客戶能用單一且安全的平台擴展其設計方案以適應廣泛的應用和市場需求,這樣的能力對於實現更便捷的設計整合和把握關鍵上市時間機遇至關重要。賽靈思的戰略是擴展其现金网博e百 組合,通過可擴展且安全的 UltraScale+ Artix 和 Zynq 係列滿足這些市場需求,這一戰略頗具吸引力,尤其考慮到正在部署這些解決方案的成長型市場中蘊藏巨大商機。”

供貨情況
首款成本優化型 Artix UltraScale+ 器件預計於 2021 年第三季度投產,並於夏末開始支持 Vivado® 設計套件和VitisTM 統一軟件平台工具。Zynq UltraScale+ ZU1 器件將於第二季度提供工具支持,第三季度開始提供樣品;廣泛的现金网博e百 組合將自第四季度開始量產。

追隨賽靈思:優酷新浪微博中文用戶社區論壇

關於賽靈思
賽靈思開發了高度靈活和自適應的處理平台,加速了從雲端到邊緣再到端點各種不同技術的快速創新。賽靈思是 FPGA、自適應 SoC ( 包括自適應計算平台 ACAP )的發明者,旨在提供業界最具活力的處理器技術。我們攜手公司客戶打造可擴展的差異化智能解決方案,驅動實現靈活應變、cf龙虎斗兑换 且互連的未來世界。如需了解更多信息,敬請訪問賽靈思中文網站:www.rushcopely.com。

來源:Xilinx 新聞發布

類別:现金网博e百 發布

© Copyright 2021 年賽靈思公司版權所有。Xilinx、賽靈思標識、Zynq 及本文提到的其它指定品牌均為賽靈思在美國及其它國家的商標。

PR 聯係:
Xilinx PR
alisony@xilinx.com

文檔
圖像
xilinx-zynq-ultrascale-plus-chips

Xilinx® Zynq® UltraScale+™ 器件

AU+_Portfolio



Xilinx® Artix® UltraScale+™ 器件

xilinx-zynq-artix-ultrascale-plus-chips

Xilinx Zynq UltraScale+ 和 Artix UltraScale+ 器件