Versal ACAP 設計流程文檔

Xilinx 提供各類文檔、資源和設計方法,以協助您使用 Versal 架構進行開發。 如果您未曾使用 Versal ACAP 進行開發,您可以使用提供交互式指南的Versal 設計流程助手來製定您的開發策略。 設計流程中心按設計流程組織和顯示所有 Versal 文檔,以便您立即獲得所需的信息。 有關 Versal 培訓課程的完整列表,請參閱通用 Versal 培訓

硬件、IP 與平台開發:為創建硬件平台的 PL IP 塊、創建 PL 內核(HLS 或 RTL)、子係統功能仿真以及評估 Vivado 時序、資源及電源收斂提供指導。 還涉及開發用於係統集成的硬件平台(固定或可擴展)。

指南 - 傳統
創建自定義 PL IP 塊 與 RTL 模塊 評估 Vivado SP&R OOC 後續步驟 概述 利用現有 IP 創建麵向嵌入式的 Vitis™ 平台 軟件(如適用) 使用 HLS 創建自定義 IP 設計範例 采用最佳 RTL 實踐 執行功能驗證 模塊設計創建 仿真與實現 嵌入式軟件開發 培訓模塊 概述
引導式 - 基於平台
使用 RTL 創建 PL 內核 使用 HLS 創建 PL 內核 了解內核要求 將 RTL 代碼打包成 PL 內核 創建 Vitis™ 平台 Vitis 平台簡介 在 Vivado 中創建硬件平台 創建 Vitis 平台 創建 Vivado 項目 可擴展的 Vitis™ 平台支持 Vitis™ HLS 庫 Vitis™ HLS 簡介 編碼和優化 驗證 PL 內核 後續步驟 AI 引擎開發 仿真與實現 嵌入式軟件開發 概述 培訓模塊 概述
列表形式
Default Default 標題 日期