DUC/DDC 編譯器

概述

重要提示:

此 IP 核已停用。生效日期:2021 年 10 月 27 日

不推薦用於新設計。對於 2022.1 版,此核已從 IP catalog 中刪除。

现金网博e百 描述

Xilinx 推出了一款支持 LTE、 TD-SCDMA 和 WCDMA 標準的低成本、低功耗 DUC/DDC 解決方案,有助您加速现金网博e百 上市進程。

數字上變頻器 (DUC) 和數字下變頻器 (DDC) 是無線通信係統中的兩個最基礎的構建塊。雖然算法相對簡單,但係統變量可能非常龐大,導致當今硬件工程師麵臨巨大的時間壓力,尤其是考慮到新的空中接口標準和無線電架構要求層出不窮的情況。
DUC/DDC Compiler 可在設計實現完成之前,針對一係列特定需求提供最有效設計實現方麵的先驗知識,從而顯著縮短了實現時間。這不僅是一個非常有效的設計方案,而且相對於手動設計方案而言,還顯著提高了生產率。

DUC/DDC 編譯器支持以下空中接口標準:

  • LTE
  • TD-SCDMA
  • WCDMA

此外,相對於較低性能的 FPGA 现金网博e百 而言,編譯器的高時鍾速率可確保濾波器折疊 (folding) 和時分多路複用技術能夠大幅減少所需的資源。


主要功能與優勢

  • LTE 支持 1.4、 3、5、 10、15、和20MHz,TD-SCDMA 支持 1.6MHz,以及 WCDMA 支持 5MHz
  • 每條天線路徑支持多達 18 個載波 (取決於載波帶寬和空中接口標準)
  • 支持多根天線
  • 支持從 30.72MSPS 到 245.76MSPS 的 DUC 輸出采樣率
  • 支持從 30.72MSPS 到 184.32MSPS 的 DDC 輸入采樣率
  • 可編程載波間距與分布位置
  • 支持數字下變頻器(DDC)中的 Fs/4 下變頻
  • 使用實現選項來配置時鍾率、啟動可選控製信號、並指定資源使用統計數據
  • 數據接口支持 AXI-4 流
  • 接口符合 AMBA 3 APB 規範
  • ‘C’ 模型仿真支持

資源利用率


3d狮王轮盘游戏下载

技術文檔

主要資料

Default Default 標題 文件類型 日期